1 🖥️ 单片机赛道
🖥️ 单片机赛道考察参赛者在硬件基础和软件开发上的综合能力。比赛内容泛盖程序设计、硬件调试及电路设计,是较为基础的嵌入式开发项目,适合具备单片机基础的选手参与。
这个图片是专家用某一套题的一个示例,主要是文件提交那一块需要注意
详细总结
1 🏆 比赛以个人形式参加,参赛者需完成基于4T单片机竞赛实训平台的设计任务。
2 ⏰ 竞赛时长为5⏳小时,时间安排为早上9点到下午2点,含午餐休息时间。
3 📋 比赛内容包括客观题和基于硬件平台的程序设计题,程序调试与硬件设计是比赛的核心。
4 📚 主要考察范围:C语言基础、单片机基础、模拟和数字电子技术,以及工程问题的分析与解决。
5 📝 考核分值:客观题占总分15%📊,硬件程序设计与调试题占85%📊。
注意事项
1 💻 设备要求:比赛电脑须具备Keil51集成开发环境、STC程序下载软件及USB驱动。
2 📜 竞赛规则:参赛选手须遵循封闭式比赛规则,不允许访问互联网🌐或使用其他外部资源。
3 📂 文件提交:提交答案时必须严格按照赛题要求命名和格式,任何不符合要求的提交可能被视为0️⃣分。
4 ⚙️ 硬件平台:使用官方指定的竞赛平台进行开发,不可使用非官方设备,否则出现问题将不予解决。
5 🔄 初始化状态:程序的初始化状态、性能指标等必须严格符合赛题要求,错误的初始化可能导致扣分。
问答
1 ❓ 比赛形式是个人赛还是团队赛?
🖥️ 单片机赛道为个人赛,不允许团队合作。
2 ❓ 比赛时长及时间安排是怎样的?
⏰ 比赛时长为5小时,从早上9点到下午2点。
3 ❓ 如何评分?
📊 客观题15%,硬件程序设计与调试题85%,以功能完成度和正确性评分。
2 🖥️ FPGA赛道
🖥️ FPGA赛道侧重于硬件设计和仿真测试,使用硬件描述语言进行程序设计,适合对硬件逻辑和数字电路设计有深入了解的选手。
详细总结
1 🏆 比赛同样以个人形式进行,参赛者基于4T FPGA竞赛实训平台进行开发。
2 ⏰ 竞赛时长与单片机赛道相同,为5⏳小时,采用封闭式考试。

3 📋 竞赛内容包括客观题和基于FPGA硬件平台的设计与调试题,考察参赛者在硬件描述语言程序进行设计、时序逻辑设计等方面的能力。
4 📚 主要考察范围:FPGA结构原理、VHDL/Verilog程序设计、组合与时序逻辑电路设计、数字信号处理等。
5 📝 考核分值与单片机相同:客观题占15%📊,硬件设计题85%📊。
注意事项
1 💻 设备要求:比赛电脑需安装FPGA开发软件,提供Vivado(Xilinx)和Qusrtus(Altera)两种开发平台,硬件配置需达到特定标准。
2 📂 文件提交:根据使用的平台不同,提交的文件格式也有差异,勿忘按照比赛指引提交正确格式的文件(Altera提交jic,Xilinx提交mcs)。
3 ⚙️ 硬件平台选择:Xilinx和Altera平台选择难度相同,选择合适的平台并熟练使用非常关键。
4 ⚡ 电路设计:确保电路功能和设计符合赛题要求,任何错误的硬件初始化将直接影响评分。
5 🔧 调试工具:需要熟练使用逻辑分析仪🛠️等工具,进行实时调试和验证。
问答
1 ❓ FPGA赛道考察的重点是什么?
🖥️ 考察选手在FPGA平台上的硬件设计和调试能力,包括使用硬件描述语言进行程序设计。
2 ❓ 参赛者是否可以选择硬件平台?
✅ 是的,参赛者可以选择Xilinx XC7S6或Altera EP4CE6平台,两个平台难度相同。
3 ❓ 如何确保设计正确性?
🔧 在比赛中,使用逻辑分析仪🛠️等工具进行实时调试,确保设计符合要求。

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌侵权/违法违规的内容,请联系我们,一经查实,本站将立刻删除。
如需转载请保留出处:https://51itzy.com/kjqy/190121.html