bsp驱动开发工程师(驱动开发工程师bios)

bsp驱动开发工程师(驱动开发工程师bios)border 1 align center cellPadding 0 cellSpacing 0 borderColor borderColorL c0c0c0 borderColorD c0c0c0 bgcolor FFFFFF id AutoNumber1 style BORDER COLLAPSE

大家好,我是讯享网,很高兴认识大家。



 border=1 align=center cellPadding=0 cellSpacing=0 borderColor=# borderColorLight=#c0c0c0 borderColorDark=#c0c0c0 bgcolor="#FFFFFF" id=AutoNumber1 style="BORDER-COLLAPSE: collapse"> <TBODY> <TR> <TD width="419" height="29" bgcolor="#008ED2"><div align="center"><font color=#000000><strong> </strong><font color=#000000><img src="http://8.11sun.com/a/dovxworksbspkaifapeixunban.gif" width="9" height="9" border="0"> FPGA+DSP开发工程师班 </font></font></div></TD> </TR> <TR> <TD height="28" bgcolor="#008ED2">&nbsp; <FONT size=2><IMG height=11 src="http://8.11sun.com/a/ar.gif" width=11></SPAN></FONT> <FONT face=楷体_GB2312>&nbsp;</FONT><STRONG><font color="#FFFFFF"></font></STRONG>&nbsp;<strong><font color="#FFFFFF">入学要求:</font></strong></TD> </TR> <TR> <TD height="27"><font color="#000000"><br> &nbsp;&nbsp;&nbsp;&nbsp;理工科类专科(包括专科)以上学历,有C语言硬件电路基础,通过入学测验。</font></TD> </TR> <TR> <TD height="24" bgcolor="#008ED2">&nbsp; <FONT size=2><IMG height=11 src="http://8.11sun.com/a/ar.gif" width=11></SPAN></FONT> <FONT face=楷体_GB2312>&nbsp;</FONT><STRONG><font color="#FFFFFF">就业承诺</font></STRONG></TD> </TR> <TR> <TD height="49">&nbsp;&nbsp;&nbsp; &nbsp;&nbsp; 对学员进行职业素养教育;根据学院实际情况建立学员就业档案,确保准确的为学员提供就业服务,保证就业质量。</TD> </TR> <TR> <TD height="26" bgcolor="#008ED2">&nbsp; <FONT size=2><IMG height=11 src="http://8.11sun.com/a/ar.gif" width=11></SPAN></FONT> <FONT face=楷体_GB2312>&nbsp;</FONT><STRONG><font color="#FFFFFF">教学质量保障</font></STRONG></TD> </TR> <TR> <TD height="70"> ◆ 我们采用3.0的教学方式,教学过程中特别注重实验教学,让学员在实践中迅速提高;<br> ◆ 提供学员职业素养教育;<br> ◆ 培训合格学员可推荐就业;<br> ◆ 培训过程中,如有部分内容理解不透或消化不好,可免费在以后培训班中重听;<br> ◆ 培训结束后免费提供半年的技术支持,充分保证培训后出效果</TD> </TR> <TR> <TD height="25" bgcolor="#008ED2"><strong>&nbsp; <FONT size=2><IMG height=11 src="http://8.11sun.com/a/ar.gif" width=11></SPAN></FONT> <FONT face=楷体_GB2312>&nbsp;</FONT><font color="#FFFFFF">开课时间</font></strong></TD> </TR> <TR> <TD height="47"><br> <br> <strong>课时:</strong>脱产学习1个月时间;<strong>开课时间:</strong>2024年10月28日.....(请抓紧报名)<strong><br> <br> 详情请联系负责老师:021- 赵老师 手机:/</strong></SPAN></TD> </TR> <TR> <TD height="25" bgcolor="#008ED2"><STRONG>&nbsp; <FONT size=2><IMG height=11 src="http://8.11sun.com/a/ar.gif" width=11></SPAN></FONT> <FONT face=楷体_GB2312>&nbsp;</FONT><font color="#FFFFFF">上课地点:</font></STRONG></TD> </TR> <TR> <TD height="36"><span style="font-size: 9pt">上课地点:【上海】:同济大学(沪西)/新城金郡商务楼(11号线白银路站) 【深圳分部】:电影大厦(地铁一号线大剧院站)/深圳大学成教院 【北京分部】:北京中山/福鑫大楼 【南京分部】:金港大厦(和燕路) 【武汉分部】:佳源大厦(高新二路) 【成都分部】:领馆区1号(中和大道)</span></TD> </TR> <TR> <TD height="25" bgcolor="#008ED2"><STRONG>&nbsp; <FONT size=2><IMG height=11 src="http://8.11sun.com/a/ar.gif" width=11></SPAN></FONT> <FONT face=楷体_GB2312>&nbsp;</FONT><font color="#FFFFFF">学费优惠措施</font></STRONG></TD> </TR> <TR> <TD>&nbsp; 两人同时报名,享受95折优惠;三人及三人以上同时报名,享受9折优惠。</TD> </TR> <TR> <TD height="27" bgcolor="#008ED2"><div align="left"><strong>&nbsp; <FONT size=2><IMG height=11 src="http://8.11sun.com/a/ar.gif" width=11></SPAN></FONT> <FONT face=楷体_GB2312>&nbsp;</FONT><font color="#FFFFFF">各阶段课程安排说明</font></strong></div></TD> </TR> <TR> <TD height="157" valign="top"><FONT size=1>● </FONT><strong>课程目标</strong><br> 通过本课程的系统学习,可以使学员由浅入深的掌握FPGA设计的方方面面,能够独立胜任FPGA系统硬件设计、逻辑设计和系统设计等方面的工作。课程目标包括:<br> 1. 精通电路设计EDA软件的操作与使用;<br> 2. 掌握FPGA核心电路以及外围接口电路设计方法;<br> 3. 掌握FPGA硬件电路的调试方法和技巧;<br> 4. 精通硬件描述语言Verilog HDL的设计和仿真;<br> 5. 精通基于FPGA的数据采集系统设计方法;<br> 6. 精通基于FPGA的信号处理系统设计方法;<br> 7. 掌握基于FPGA的SoPC系统设计方法;<br> 8. 掌握FPGA与其他处理器,如ARM、DSP等互联系统的设计开发;<br> 9. 掌握FPGA实际项目案例开发流程。<br> <strong>◆ </strong>免费颁发证书:嵌入式<STRONG>《FPGA系统设计工程师证书》</STRONG><strong>◆</strong> </TD> </TR> <TR> <TD height="27" bgColor=#008ED2><div align="center"><FONT size=2><IMG height=11 src="http://8.11sun.com/a/ar.gif" width=11></SPAN></FONT> <FONT face=楷体_GB2312>&nbsp;<font color="#FFFFFF" size="2"><strong>第一阶段:FPGA硬件设计工程师</strong></font></FONT></div></TD> </TR> <TR> <TD><strong> </strong> <ul> <strong>◆课程目标<br> </strong> <LI>职场定位:Hardware Development Engineer for FPGA <LI>本期目标:FPGA系统设计是现在热门的嵌入式系统设计领域之一。和DSP和ARM系统设计相比,FPGA系统设计更接近底层硬件电路,因此清晰的硬件系统概念在FPGA设计中起着至关重要的作用。一个精通硬件电路原理的工程师,可以更快的进入FPGA系统的逻辑设计工作,而且可以设计出更适合硬件实现的HDL代码。本阶段学习目标是掌握FPGA硬件电路的基本知识、设计方法和调试技巧,并熟练掌握FPGA开发的软件环境,为将来的逻辑设计工作打好基础。</LI> </ul> <TBODY> <TR> <TD align=middle width="10%" bgColor=#f1f1f1 height=35>序号</TD> <TD align=middle width="20%" bgColor=#f1f1f1 height=35>课程名称</TD> <TD align=middle width="55%" bgColor=#f1f1f1 height=35>课程内容</TD> <TD align=middle width="20%" bgColor=#f1f1f1 height=35>掌握要求</TD> </TR> <TR> <TD align=middle width="10%" bgColor=#ffffff height=35>1</TD> <TD align=left width="20%" bgColor=#ffffff height=35>FPGA开发环境<BR> (QuartusII)</TD> <TD align=left width="55%" bgColor=#ffffff height=35>本课程从零起点,讲解QuartusII软件开发系统的功能和安装方法,详细介绍QuartusII下的基本操作、管理配置和编辑器。 通过实验,掌握QuartusII软件环境中代码输入、编译、仿真、下载和调试的方法和技巧。</TD> <TD align=middle width="20%" bgColor=#ffffff height=35>精通</TD> </TR> <TR> <TD align=middle width="10%" bgColor=#ffffff height=35>2</TD> <TD align=left width="20%" bgColor=#ffffff height=35>硬件描述语言入门<BR> (Verilog HDL)</TD> <TD align=left width="55%" bgColor=#ffffff height=35>硬件描述语言(HDL)是FPGA设计中重要的基础。本课程将从零开始,通过大量编程实例重点讲解Verilog HDL语言的基本语法,常用语句和典型结构等知识。</TD> <TD align=middle width="20%" bgColor=#ffffff height=35>精通</TD> </TR> <TR> <TD align=middle width="10%" bgColor=#ffffff height=35>3</TD> <TD align=left width="20%" bgColor=#ffffff height=35>FPGA硬件电路设计基础</TD> <TD align=left width="55%" bgColor=#ffffff height=35>本课程主要让学员了解FPGA系统的硬件电路设计,通过对典型系统的拆解分析,掌握FPGA硬件小系统设计的关键知识点。</TD> <TD align=middle width="20%" bgColor=#ffffff 

讯享网

height=35>掌握

讯享网 </TR> </TBODY> </TABLE></TD> </TR> <TR> <TD height="27" bgColor=#008ED2><div align="center"><FONT size=2><IMG height=11 src="http://8.11sun.com/a/ar.gif" width=11></SPAN></FONT> <FONT face=楷体_GB2312><strong>&nbsp;<font color="#FFFFFF" size="2">第二阶段:FPGA/IC逻辑设计工程师</font></strong></FONT></div></TD> </TR> <TR> <TD><p><FONT size=1>● </FONT><strong>课程目标</strong></p> <ul> <LI>职场定位:Logic Design Engineer for FPGA/IC <LI>本期目标:参加本期培训的学员应该掌握Verilog HDL硬件语言编程技巧,具备FPGA系统设计的硬件基础知识。逻辑设计是FPGA设计和IC设计中重要的一部分,也是就业面很广的一部分。本期学习的主要目标是精通FPGA和IC的逻辑设计,精通FPGA开发流程,强化学员对硬件描述语言(Verilog HDL)的理解和编码调试的能力,同时掌握复杂FPGA系统的结构设计方法。</LI> </ul> <TBODY> <TR> <TD align=middle width="10%" bgColor=#f1f1f1 height=35>序号</TD> <TD align=middle width="20%" bgColor=#f1f1f1 height=35>课程名称</TD> <TD align=middle width="55%" bgColor=#f1f1f1 height=35>课程内容</TD> <TD align=middle width="20%" bgColor=#f1f1f1 height=35>掌握要求</TD> </TR> <TR> <TD align=middle width="10%" bgColor=#ffffff height=35>4</TD> <TD align=left width="20%" bgColor=#ffffff height=35>Verilog HDL语言高级编程技术</TD> <TD align=left width="55%" bgColor=#ffffff height=35>HDL语言编程FPGA系统开发中重要的一部分,也是就业面广的方向。本课程的主要目标是精通FPGA/IC的逻辑程序设计,精通Verilog HDL开发环境,强化学员对Verilog HDL的理解和编码调试的能力,包括系统仿真验证、测试台程序设计、任务、函数、有限状态机以及并行流水结构的设计。</TD> <TD align=middle width="20%" bgColor=#ffffff height=35>精通</TD> </TR> <TR> <TD align=middle width="10%" bgColor=#ffffff height=35>5</TD> <TD align=left width="20%" bgColor=#ffffff height=35>基于FPGA的数据采集系统设计</TD> <TD align=left width="55%" bgColor=#ffffff height=35>数据采集领域是FPGA主要的应用领域, 本课程将教会学员如何从零开始设计一个基于FPGA的数据采集系统,内容包括AD芯片的选择、FPGA芯片选型、硬件电路设、FPGA采集程序设计和调试等。</TD> <TD align=middle width="20%" bgColor=#ffffff height=35>掌握</TD> </TR> <TR> <TD align=middle width="10%" bgColor=#ffffff height=35>6</TD> <TD align=left width="20%" bgColor=#ffffff height=35>基于FPGA的数字信号处理系统设计</TD> <TD align=left width="55%" bgColor=#ffffff height=35>数字信号处理是FPGA的一个新兴的应用领域,FPGA可以替换传统的DSP芯片或者高性能的CPU来完成数字信号的处理算法。本课程将教会学员在FPGA芯片上从零开始构建一个高性能的数字信号处理系统。内容包括算法的优化策略和方法、在线调试等整个流程。</TD> <TD align=middle width="20%" bgColor=#ffffff height=35>了解</TD> </TR> <TR> <TD align=middle width="10%" bgColor=#ffffff height=35>7</TD> <TD align=left width="20%" bgColor=#ffffff height=35>基于FPGA的SoPC系统设计</TD> <TD align=left width="55%" bgColor=#ffffff height=35>介绍基于FPGA的SoPC系统相关概念及开发流程,掌握NIOSII软核处理器的构建和裁减方法以及NIOSII下软件设计流程。了解NIOSII外设驱动涉及到的关键技术点,并重点学习用户自定义指令设计和自定义外设的驱动开发。</TD> <TD align=middle width="20%" bgColor=#ffffff height=35>掌握</TD> </TR> <TR></TR> </TBODY> </TABLE></TD> </TR> <TR> <TD height="26" bgcolor="#008ED2"><div align="center"><FONT size=2><IMG height=11 src="http://8.11sun.com/a/ar.gif" width=11></SPAN></FONT> <FONT face=楷体_GB2312><strong>&nbsp;<font color="#FFFFFF" size="2">第三阶段:FPGA系统设计工程师</font></strong></FONT></div></TD> </TR> <TR> <TD><p><FONT size=1> ● </FONT><strong>课程目标</strong></p> <ul> <LI>职场定位:FPGA System Design Engineer <LI>本期目标:参加本期培训的学员应该掌握FPGA应用开发和系统开发能力。本期学习的主要目标是掌握基于FPGA的产品开发从需求分析到详细设计整个过程的开发内容,深入掌握Verilog HDL程序开发技巧,能够熟练的根据时序设计出电路。通过实际项目案例,可以对学员知识薄弱环节进行重点加强。目前学员在嵌入式学院可完成的真实项目包括:高速PCI数据采集卡、视频信号捕捉测试卡、视频图像处理芯片原型,学员可在嵌入式学院学习期间独立完成其中一个项目,其他项目可在结业后完成,学院提供相关源码和文档。 </LI> <LI> </ul> <TBODY> <TR> <TD align=middle width="10%" bgColor=#f1f1f1 height=35>序号</TD> <TD align=middle width="20%" bgColor=#f1f1f1 height=35>课程名称</TD> <TD align=middle width="55%" bgColor=#f1f1f1 height=35>课程内容</TD> <TD align=middle width="20%" bgColor=#f1f1f1 height=35>掌握要求</TD> </TR> <TR> <TD align=middle width="10%" bgColor=#ffffff height=35>8</TD> <TD align=left width="20%" bgColor=#ffffff height=35>FPGA项目实践</TD> <TD align=left width="55%" bgColor=#ffffff height=35>本课程将通过一个真实完整的项目案例,让学员了解真实项目的开发流程,让学员知道如何将所学知识应用到项目开发中。本课程将模拟真实项目的管理过程,培养学员项目团队协同开发能力,项目文档编写能力和新知识的学习能力,为下一步就业做好知识上和心理上的充分准备。目前学员在嵌入式学院可完成的真实项目包括:高速PCI数据采集卡、视频信号捕捉测试卡、视频图像处理芯片选型 ,学员可在嵌入式学院学习期间独立完成其中一个项目,其他项目可在结业后完成。</TD> <TD align=middle width="20%" bgColor=#ffffff 

height=35>掌握

 </TR> </TBODY> </TABLE> <div align="center"></div></TD> </TR> <TR> <TD height="29" bgcolor="#008ED2"><div align="center"><FONT size=2><IMG height=11 src="http://8.11sun.com/a/ar.gif" width=11></SPAN></FONT> <FONT face=楷体_GB2312><strong>&nbsp;<font color="#FFFFFF" size="2">第四阶段 DSP2000系统开发工程</font></strong><font color="#FFFFFF" size="2">师</font></FONT></div></TD> </TR> <TR> <TD height="796"><ul> <strong>◆课程目标</strong><br> <br> 职场定位:<FONT face=楷体_GB2312><font color="#000000" size="2">DSP2000系统开发工程师</font></FONT> <LI>证书:免费颁发DSP2000系统开发工程师证书。 <LI>本期课程目标:掌握C语言基本知识、C编程语法基础和DSP2000系统开发技术。</LI> </ul> <TBODY> <TR> <TD align=middle width="10%" bgColor=#f1f1f1 height=35>序号</TD> <TD align=middle width="20%" bgColor=#f1f1f1 height=35>课程名称</TD> <TD align=middle width="55%" bgColor=#f1f1f1 height=35>课程内容</TD> <TD align=middle width="20%" bgColor=#f1f1f1 height=35>掌握要求</TD> </TR> <TR> <TD align=middle width="10%" bgColor=#ffffff height=55>1</TD> <TD align=left width="20%" bgColor=#ffffff height=55>DSP2000硬件开发</TD> <TD align=left width="55%" bgColor=#ffffff height=55>◆DSP数字信号处理概论<br> ◆数据寻址模式<br> ◆指令系统 <br> ◆C24x DSP内部结构及其系统配置 <br> ◆DSP的中断系统<br> ◆数字输入输出端口<br> ◆事件管理器<br> ◆数模转换(ADC)<br> ◆串行通信接口(SCI)<br> ◆串行外设接口(SPI)<br> ◆控制器局域网 <br> </TD> <TD align=middle width="20%" bgColor=#ffffff height=55>精通</TD> </TR> <TR> <TD align=middle width="10%" bgColor=#ffffff height=35>2</TD> <TD align=left width="20%" bgColor=#ffffff height=35>C语言高级编程</TD> <TD align=left width="55%" bgColor=#ffffff height=35> ◆ 复习C语言基础知识,强化指针和数组概念,学习数据结构和一些基本算法,讲解重点和难点;<br> ◆ 全面了解C语言标准库提供的功能;<br> ◆ 深入介绍C程序在编译时与运行时的基本原理;<br> ◆ 从宏观和微观的角度讨论高质量C语言编程;<br> ◆ 详细介绍C的特性及应用;<br></TD> <TD align=middle width="20%" bgColor=#ffffff height=35>精通</TD> </TR> <TR> <TD align=middle width="10%" bgColor=#ffffff height=35>3</TD> <TD align=left width="20%" bgColor=#ffffff height=35>CS集成开发环境详解</TD> <TD align=left width="55%" bgColor=#ffffff height=35> ◆ 主菜单;<br> ◆ 常用工具;<br> ◆ 调试方法;<br> ◆ Build Option各项详解;<br> ◆ 工程的建立及编译;<br> ◆ 程序编程;<br> ◆ 素质培训:如何写简历. <br></TD> <TD align=middle width="20%" bgColor=#ffffff height=35>精通</TD> </TR> <TR> <TD align=middle width="10%" bgColor=#ffffff height=17>4</TD> <TD width="20%" height=17 align=left bgColor=#ffffff>汇编语言与C语言的混合编程</TD> <TD width="55%" height=17 align=left bgColor=#ffffff>◆ C24x混合编程概述<br> ◆ C语言与汇编语言的应用<br> ◆ C语言主程序的编写<br> ◆ 汇编语言子程序的编写<br> ◆ 全局变量及局部变量的使用<br> ◆ C语言中的帧指针和堆栈指针<br> ◆ 现场保护<br> ◆ 算法的执行 <br> </TD> <TD width="20%" 

height=17 align=middle bgColor=#ffffff>掌握

讯享网 </TR> <TR> <TD align=middle bgColor=#ffffff height=17>5</TD> <TD width="20%" height=17 align=left bgColor=#ffffff>DSP2000系统开发高级技巧</TD> <TD width="55%" height=17 align=left bgColor=#ffffff> ◆ <SPAN style="FONT-SIZE: 9pt">GEL语言运用和CMD文件配置</SPAN><br> ◆ <SPAN style="FONT-SIZE: 9pt">GPIO模块</SPAN>;<br> ◆ <SPAN style="FONT-SIZE: 9pt">CPU Timer</SPAN>;<br> ◆ <SPAN style="FONT-SIZE: 9pt">EV模块和A/D模块</SPAN>;<br> ◆ <SPAN style="FONT-SIZE: 9pt">实验课:基于F2812的事件管理器模块应用程序的开发</SPAN>;<br> ◆ <SPAN style="FONT-SIZE: 9pt">A/D和SCI模块</SPAN>;<br> ◆ <SPAN style="FONT-SIZE: 9pt">SPI和CAN、McBSP模块</SPAN>;<br> ◆ <SPAN style="FONT-SIZE: 9pt">无刷直流电机驱动控制系统开发案例</SPAN>;<br> ◆ <SPAN style="FONT-SIZE: 9pt">永磁同步电机驱动控制系统开发案例</SPAN>; <br> <SPAN style="FONT-SIZE: 9pt">◆ 实验课:电机驱动控制应用程序设计</SPAN><br> <SPAN style="FONT-SIZE: 9pt">◆ 多变量耦合控制系统开发案例</SPAN><br> <SPAN style="FONT-SIZE: 9pt">◆ 应用程序下载与boot Loader</SPAN><br> <SPAN style="FONT-SIZE: 9pt">◆ 实验课:多变量耦合控制系统应用程序设计</SPAN> <br> </TD> <TD width="20%" 

height=17 align=middle bgColor=#ffffff>精通

 </TR> </TBODY> </TABLE></TD> </TR> <TR> <TD height="29" bgcolor="#008ED2"><div align="center"><FONT face=楷体_GB2312><font color="#FFFFFF" size="2"><strong>第五阶段 DSP6000系统开发与视频图像处理工程师</strong></font></FONT></div></TD> </TR> <TR> <TD><p><FONT size=1>● </FONT><strong>课程目标</strong></p> <ul> <br> 职场定位:<FONT face=楷体_GB2312><font color="#000000" size="2">DSP6000系统开发与视频图像处理工程</font></FONT> <LI>证书:免费颁发<FONT face=楷体_GB2312><font color="#000000" size="2">DSP6000系统开发与视频图像处理工程</font></FONT>资格证书。 <LI>本期目标:全面掌握DSP6000的硬件开发,系统开发和视频图像处理技术,掌握TI达芬奇开发技术。</LI> </ul> <TBODY> <TR> <TD align=middle width="9%" bgColor=#f1f1f1 height=35>序号</TD> <TD align=middle width="28%" bgColor=#f1f1f1 height=35>课程名称</TD> <TD align=middle width="52%" bgColor=#f1f1f1 height=35>课程内容</TD> <TD align=middle width="11%" bgColor=#f1f1f1 height=35>掌握要求</TD> </TR> <TR> <TD width="9%" height=99 align=middle bgColor=#ffffff>12</TD> <TD width="28%" height=99 align=left bgColor=#ffffff><SPAN style="FONT-SIZE: 9pt">DSP小系统设计<br> (DSP6000硬件开发)<br> </SPAN></TD> <TD align=left width="52%" bgColor=#ffffff height=99><SPAN style="FONT-SIZE: 9pt">&nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 1.1 小系统组成 <BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 1.2 程序 ROM <BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 1.3 电源 <BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;1.4 时钟 <BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;1.5 复位电路 <BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 1.6 JTAG </SPAN><br></TD> <TD width="11%" height=99 align=middle bgColor=#ffffff>精通</TD> </TR> <TR> <TD height=17 align=middle bgColor=#ffffff>13</TD> <TD height=17 align=left bgColor=#ffffff><SPAN style="FONT-SIZE: 9pt">C6000的体系结构<br> (DSP6000硬件开发) </SPAN></TD> <TD align=left bgColor=#ffffff height=17><SPAN style="FONT-SIZE: 9pt">&nbsp; &nbsp;&nbsp;&nbsp; 2.1 C 6000 CPU 的结构 <BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 2.2 C 6000 基本指令系统 <BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 2.3 C 6000 存储器映射 <BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 2.4 C 6000 外设概述 </SPAN></TD> <TD height=17 align=middle bgColor=#ffffff>精通</TD> </TR> <TR> <TD align=middle width="9%" bgColor=#ffffff height=35>14</TD> <TD align=left width="28%" bgColor=#ffffff height=35><SPAN style="FONT-SIZE: 9pt">C6000的外设<br> (DSP6000硬件开发) </SPAN></TD> <TD align=left width="52%" bgColor=#ffffff height=35><SPAN style="FONT-SIZE: 9pt">&nbsp; &nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 3.1 EDMA <BR> &nbsp; &nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 3.2 中断系统<BR> &nbsp; &nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 3.1 EMIF <BR> &nbsp; &nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 3.2 McBSP <BR> &nbsp; &nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 3.3 bootloader </SPAN></TD> <TD align=middle width="11%" bgColor=#ffffff height=35>了解</TD> </TR> <TR> <TD width="9%" height=-2 align=middle bgColor=#ffffff>15</TD> <TD align=left width="28%" bgColor=#ffffff height=17><SPAN style="FONT-SIZE: 9pt">高速电路设计<br> (DSP6000硬件开发) </SPAN></TD> <TD width="52%" height=-2 align=left bgColor=#ffffff><SPAN style="FONT-SIZE: 9pt">&nbsp;&nbsp; &nbsp;&nbsp; 4.1 高速电路简介 <BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 4.2 传输线理论 <BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 4.3 反射及端接技术 <BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 4.4 串扰及其改善 <BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 4.5 地弹及其改善 </SPAN></TD> <TD width="11%" 

height=-2 align=middle bgColor=#ffffff>掌握

讯享网 </TR> <TR> <TD width="9%" height=-1 align=middle bgColor=#ffffff>16</TD> <TD align=left bgColor=#ffffff height=17><SPAN style="FONT-SIZE: 9pt">电路板设计流程<br> (DSP6000硬件开发) </SPAN></TD> <TD width="52%" height=-1 align=left bgColor=#ffffff><SPAN style="FONT-SIZE: 9pt">&nbsp; &nbsp;&nbsp;&nbsp; 5.1 电路板设计流程的演变 <BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 5.2 用 PADS 软件设计电路板的流程 <BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 5.3 信号仿真 </SPAN></TD> <TD width="11%" 

height=-1 align=middle bgColor=#ffffff>精通

 </TR> <TR> <TD width="9%" height=-1 align=middle bgColor=#ffffff>17</TD> <TD align=left bgColor=#ffffff height=35><SPAN style="FONT-SIZE: 9pt">C6000 C 运行时环境</SPAN><br> (DSP6000系统开发)</TD> <TD width="52%" height=-1 align=left bgColor=#ffffff><SPAN style="FONT-SIZE: 9pt">&nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 5.1 C6000存储器规范<BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 5.2 寄存器使用约定<BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 5.3 C6000堆栈的使用<BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 5.4 C6000函数调用约定和混合编程<BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 5.5 C6000的初始化</SPAN></TD> <TD width="11%" 

height=-1 align=middle bgColor=#ffffff>精通


讯享网

讯享网 </TR> <TR> <TD width="9%" height=-1 align=middle bgColor=#ffffff>18</TD> <TD align=left bgColor=#ffffff height=35><SPAN style="FONT-SIZE: 9pt">实验课:C6000的汇编语言和运行时环境<br> (DSP6000系统开发) </SPAN></TD> <TD width="52%" height=-1 align=left bgColor=#ffffff><SPAN style="FONT-SIZE: 9pt">&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;1) 用C6000的汇编语言写乘法累加程序<BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp;2) 手工优化汇编乘法累加程序,学习C6000的流水线<BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp;3) 混合代码编程:<BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;C函数调用汇编子函数,汇编子函数调用C函数 </SPAN></TD> <TD width="11%" 

height=-1 align=middle bgColor=#ffffff>精通

 </TR> <TR> <TD width="9%" height=-1 align=middle bgColor=#ffffff>19</TD> <TD align=left bgColor=#ffffff height=35><SPAN style="FONT-SIZE: 9pt">TI的实时操作系统:DSP/BIOS<br> (DSP6000系统开发) </SPAN></TD> <TD width="52%" height=-1 align=left bgColor=#ffffff><SPAN style="FONT-SIZE: 9pt">&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;6.1 RTOS与通用OS<BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp;6.2 DSP/BIOS的模块<BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp;6.3 DSP/BIOS程序的生成<BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp;6.4 DSP/BIOS内核分析</SPAN></TD> <TD width="11%" 

height=-1 align=middle bgColor=#ffffff>精通

讯享网 </TR> <TR> <TD width="9%" height=-1 align=middle bgColor=#ffffff>20</TD> <TD align=left bgColor=#ffffff height=35><SPAN style="FONT-SIZE: 9pt">实验课:基于DSP/BIOS的C6000软件开发<br> (DSP6000系统开发) </SPAN></TD> <TD width="52%" height=-1 align=left bgColor=#ffffff><SPAN style="FONT-SIZE: 9pt">&nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 1)了解DSP/BIOS开发代码的流程<BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 2)设计一个中断驱动的DSP/BIOS软件:FIR滤波<BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 3)分析DSP/BIOS的任务切换过程 </SPAN></TD> <TD width="11%" 

height=-1 align=middle bgColor=#ffffff>精通

 </TR> <TR> <TD width="9%" height=0 align=middle bgColor=#ffffff>21</TD> <TD align=left bgColor=#ffffff height=35><SPAN style="FONT-SIZE: 9pt">嵌入式实时系统软件开发与调试<br> (DSP6000系统开发) </SPAN></TD> <TD width="52%" height=0 align=left bgColor=#ffffff><SPAN style="FONT-SIZE: 9pt">&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;7.1 调试的概念<BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp;7.2 数据链路<BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp;7.3 中断、DMA和时钟<BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp;7.4 实时调试方法与经验<BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp;7.5 调试实例分析</SPAN></TD> <TD width="11%" 

height=0 align=middle bgColor=#ffffff>精通

讯享网 </TR> <TR> <TD width="9%" height=17 align=middle bgColor=#ffffff>22</TD> <TD height=-2 align=left bgColor=#ffffff><SPAN style="FONT-SIZE: 9pt">C6000代码优化<br> (DSP6000系统开发) </SPAN></TD> <TD width="52%" height=-2 align=left bgColor=#ffffff><SPAN style="FONT-SIZE: 9pt">&nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 8.1 代码优化的概念<BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 8.2 代码优化的目标和分类<BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 8.3 基于手工汇编的代码优化<BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 8.4 软件流水的概念<BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 8.5 基于线性汇编的优化<BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 8.6 理解asm文件中的循环反馈信息<BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 8.7 代码优化实例分析 </SPAN></TD> <TD width="11%" 

height=-2 align=middle bgColor=#ffffff>精通

 </TR> <TR> <TD height=17 align=middle bgColor=#ffffff>23</TD> <TD height=0 align=left bgColor=#ffffff><SPAN style="FONT-SIZE: 9pt">C6000代码优化<br> (DSP6000系统开发) </SPAN></TD> <TD width="52%" height=0 align=left bgColor=#ffffff><SPAN style="FONT-SIZE: 9pt">&nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 1)手工优化乘法累加汇编代码<BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 2)写线性汇编代码优化复数数组求模<BR> &nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 3)反馈信息分析和资源分配 </SPAN></TD> <TD width="11%" 

height=0 align=middle bgColor=#ffffff>精通

讯享网 </TR> </TBODY> </TABLE></TD> </TR> </TBODY> 

小讯
上一篇 2025-06-16 09:51
下一篇 2025-06-10 08:18

相关推荐

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌侵权/违法违规的内容,请联系我们,一经查实,本站将立刻删除。
如需转载请保留出处:https://51itzy.com/kjqy/156941.html