VOH
输出高电平。
保证逻辑门的输出为高电平时的输出电平的最小值,逻辑门的输出为高电平时的电平值都必须大于此VOH。
VOL
输出低电平。
保证逻辑门的输出为低电平时的输出电平的最大值,逻辑门的输出为低电平时的电平值都必须小于此VOL。
VIH
输入高电平。
保证逻辑门的输入为高电平时所允许的最小输入高电平,当输入电平高于VIH时,则认为输入电平为高电平
VIL
输入低电平。
保证逻辑门的输入为低电平时所允许的最大输入低电平,当输入电平低于VIL时,则认为输入电平为低电平。
VT
阈值电平。
数字电路芯片都存在一个阈值电平,就是电路刚刚勉强能实现逻辑翻转动作时的电平。它是一个界于VIL、VIH之间的电压值,对于CMOS电路的阈值电平,基本上是二分之一的电源电压值,但要保证稳定的输出,则必须要求输入高电平 > VIH,输入低电平 < VIL。 对于一般的逻辑电平,VIH,VIL,VOH,VOL以及VT的关系可表示如下: VOH> VIH > VT > VIL > VOL。
LOH
逻辑门输出为高电平时的负载电流(拉电流)。
LOL
逻辑门输出为低电平时的负载电流(灌电流)。
LIH
逻辑门输入为高电平时的电流(灌电流)。
LIL
逻辑门输入为低电平时的电流(为拉电流)。
感谢: https://blog.csdn.net/_/article/details/

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌侵权/违法违规的内容,请联系我们,一经查实,本站将立刻删除。
如需转载请保留出处:https://51itzy.com/kjqy/57786.html