本报讯 (记者贾丽)3月18日——中国数字EDA/IP龙头企业上海合见工业软件集团股份有限公司(以下简称“合见工软”)正式发布第二代数字设计AI智能平台——智能体UniVista Design Agent(UDA)2.0。此次升级后,UDA平台正式从智能辅助工具进化为真正意义上的Agentic AI智能体。UDA2.0是国内首款基于全部自主研发EDA架构上的领先智能体EDA工具,它能够在接受工程人员设计需求和指导后自主完成RTL设计、验证、纠错与优化全流程任务,标志着国产EDA自主式智能体的时代全面开启。合见工软始终致力于大幅提升数字芯片设计效率,为中国集成电路产业应对高复杂度与快速迭代挑战提供核心生产力引擎。
AI智能体正在重写EDA的行业规则
随着人工智能的深度发展,Agentic AI(自主式人工智能体)已为芯片设计领域带来范式革命,与传统的“AI+EDA”不同,智能体EDA不再依赖单点模型提供辅助,而是进化为一个具备自主设计能力的决策中枢——它集成了主动规划、独立执行和自我反馈与迭代机制,实现了从辅助分析到主导设计的范式转移。EDA Agent打破了传统的“以人设计为主导,EDA工具辅助”的方法,将工程师从繁琐的实现细节中解放,使其更专注于架构创新、战略规划和复杂决策等更高维度的工作。EDA技术的下一代竞争,将取决于以人工智能为核心的技术突破。
合见工软早在2025年2月份就推出了第一代数字设计AI智能平台UDA1.0,此款产品是国内首款自主研发、专为RTL Verilog设计打造的AI智能平台,提供了全面的AI辅助功能,并已在国内头部IC企业和学术研究机构部署落地。此次UDA2.0版本发布,标志着合见工软AI赋能产品功能和技术水平的一次飞跃,也代表国产数字EDA在智能化领域的功能覆盖和性能水平正在与国际领先技术齐头并进。
据了解,智能体UDA2.0全面支持DeepSeek等国产大模型,采用全栈自研EDA工具链,可适配国产GPU,满足全栈软硬件国产化需求。
清华大学集成电路学院集成电路设计研究所所长张春表示:“清华大学集成电路学院在芯片设计的教学和科研工作中,一直致力于探索如何将前沿技术转化为高效的教学工具和创新引擎。在2025年的《数字集成系统设计》课程中,我们就引入了合见工软的UDA1.0平台,将其作为AI赋能芯片设计的教学工具,让学生亲身实践从自然语言需求到高质量RTL代码的实现过程,直观地感受到了AI如何重塑设计流程。”
从工具辅助到智能体自治的范式跃迁
本次升级的智能体UDA2.0,采用业内前沿的Agentic AI架构,标志着行业从工具辅助到智能体自治的范式跃迁。
合见工软首席技术官贺培鑫表示:“智能体UDA2.0的核心,是推动数字芯片设计从‘智能辅助’迈向‘智能体自治’。工程师给出需求、约束与规范,UDA2.0即可自主完成任务理解与规划,并通过多智能体协同自动编排与调用UVS+仿真、UVD+调试、UVSYN逻辑综合等工具链,形成‘生成—验证—纠错—优化’的闭环迭代,产出可交付的RTL与验证资产。依托全栈国产化、内网可部署且安全可控的工程体系,UDA2.0将工程团队从大量重复性的实现与调试细节中解放出来,让创新真正回到架构决策、系统权衡与关键工程判断上。”
据了解,合见工软此次推出的第二代数字设计AI智能平台——智能体UDA2.0,标志着合见自主自研的国产AI EDA产品从点状的AI辅助功能,迈入了流程级的AI自主驱动新阶段。智能体UDA2.0的发布,是合见工软在“EDA+AI”战略上的关键里程碑。
作为国产数字EDA与IP领域的先行者和领跑者,合见工软深度布局数字芯片全流程EDA工具、高速接口IP及智算组网IP等关键赛道,已获得国内诸多IC企业的广泛认可与规模化部署,核心产品市场占有率稳居行业前列。面向未来,公司持续深耕“EDA+AI”前沿方向,以前瞻性创新推动芯片设计范式向更智能、更高效、更安全演进,致力于为中国集成电路产业攀登世界高峰筑牢强有力的技术基座。
(编辑 郭之宸)
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌侵权/违法违规的内容,请联系我们,一经查实,本站将立刻删除。
如需转载请保留出处:https://51itzy.com/kjqy/245231.html