这是小弟在FPGA板子上跑通的第一个程序,程序写的乱了点。
发在上面留作纪念
端口定义
clk:50MHZ; clear:清零; pause:暂停; set_value:调整秒表的使能端;
AN0_SET,AN1_SET,AN2_SET,AN3_SET: 四个按键可以分别设置四个数码管显示的值
SEGA,SEGB,SEGC,SEGD,SEGE,SEGF,SEGG,SEGDP:七段数码管和小数点的定义
AN0,AN1,AN2,AN3:四个数码管的片选输出
一,顶层模块
二,分频模块:50MHZ分为100HZ和1000HZ两个时钟,100HZ作为计数器的时钟,1000HZ作为数码管片选的时钟

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌侵权/违法违规的内容,请联系我们,一经查实,本站将立刻删除。
如需转载请保留出处:https://51itzy.com/kjqy/20893.html