1.在I/O设备与主机蒯进行数据传输时,CPU只需在开始和结束时作少量处理,而无需干预数据传送过程的( )方式。
A、无条件传送
B 、直接存储器存取
C、中断
D、程序查询
2.RAM的特点是()
A、断电后,存储在其内的数据将会丢失
B、用户只能读出数据,但不能写入数据
C、容量大,但是存取速度慢
D、存储在其内的数据将永久保存
3.对信号量S执行V操作后,以下叙述中正确的是()
A、当S小于0时唤醒一个阻塞进程
B 、当S等于0时唤醒一个阻塞进程
C 、当S小于等于0时唤醒一个就绪进程
D、当S小于0时唤醒一个就绪进程
4.在CPU中, ( )不仅要保证指令的正确执行,还要能够处理异常事件。
A、寄存器组
B、内部总线
C、控制器
D、运算器
5.在嵌入式系统中,大量使用RISC处理器,以下叙述中,不符合RISC指令系统特点的是( )。
A、选取使用频率较高的一些简单指令
B、寻址方式种类丰富,指令功能尽量增强
C、指令长度固定,指令种类少
D、设置大量通用寄存器,访问存储器指令简单
6.设有4个作业同时到达,每个作业的执行时间均为2小时,它们在一台处理器上按单道方式运行,则平均周转时间为()
A、2.5小时
B、5小时
C、8小时
D、1小时
7.下列存储器按存取速度由快至慢排列,正确的是()
A、主存>硬盘>Cache
B、Cache>硬盘>主存
C、主存>Cache>硬盘
D、Cache>主存>硬盘
8.D/A变换器中,分辨率表示它的一个LSB(最低有效位)输入输出变化的程度。分辨率通常用D/A变换器输入的二进制位数来描述,如8位,10位,12位等。对于一个8位D/A变换器来说,当它的输出电压范围为0+3V时,则其分辨率为()
A、3.9mv
B、5.85mv
C、11.7mv
D、3.9v
9.嵌入式处理器指令系统一般采用精简指令集(RISC)或者复杂指令集(CISC),以下关于RISC和CISC的叙述中,错误的是()
A、RISC的寻址方式复杂,CISC的寻址方式简单
B、RISC中Load/Store指令对存储器进行操作,其余指令对寄存器进行操作
C、CISC的有些指令执行时间长,RISC多为单周期指令
D、CISC的指令种类要多于RISC
10.( )不属于系统总线。
A、EISA
B、PCI
C、SCSI
D、ISA
11.8086微处理器的内部分为执行单元(EU)和总线接口单元(BIU)两个部分,其中EU负责指令的执行,它主要包括()
A、控制器,ALU运算器,输入输出控制电路,状态寄存器
B、控制器,ALU运算器,通用寄存器,状态寄存器
C、控制器,通用寄存器,输入输出控制电路,状态寄存器
D、控制器,ALU运算器,输入输出控制电路,通用寄存器
12.某处理器按照大端方式J:作,以下C语言代码执行后的输出是 ( )。
char iArr[10]={0,1,2,3,4,5,6,7,8,9}; short tVal; short *pVal= NULL; pVal= (short *)(iArr+2); tVal= *pVal;
printf( “tVal=%#x ”,tVal);
A、tVal= 770
B、tVal=Ox302
C、tVal=Ox203
D、tVal=515
13.在嵌入式系统中,以下叙述中错误的是()
A、应用编程接口一般以库或者组件的形式提供
B、嵌入式实时操作系统可以分为基本内核和扩展内核两部分
C、在实际构建嵌入式系统时,并不一定需要应用编程接口API
D、板级支持包主要目的是屏蔽底层硬件,不负责系统的引导和设备驱动操作
14.静态读/写存储器(SRAM)6264芯片写入数据的过程是:在芯片的A0 A12端加上要写入单元的地址,在D0D12端加上要写入的数据,使得CS1和CS2同时有效,在WE端加上有效的低电平,此时OE的电平()
A、为低电平
B、可高可低
C、与WE相反
D、为高电平
15.在嵌入式实时系统中,主要有三个指标来衡量系统的实时性,即响应时间,吞吐量和生存时间,针对这三个指标,以下叙述中错误的是()
A、响应时间是计算机从识别一个外部事件到做出响应的时间
B、单纯使用绝对的响应时间长短就可以衡量系统的实时性
C、生存时间是数据有效等待时间,在这段时间内数据是有效的
D、吞吐量是指在给定的时间内,系统可以处理的事件总数
16.为了解决CPU输出数据的速度远远高于打印机的打印速度这一矛盾,可采用()
A、通道技术
B、缓冲技术
C、虚存技术
D、并行技术
17.如果在一个单处理器的系统中有n个进程,则就绪队列中进程的个数最多为()
A、n+1
B、n
C、1
D、n-1
18.对于一块具有15条地址线,16条双向数据线的SRAM,其容量为()
A、80KB
B、320KB
C、64KB
D、160KB
19.关于软件维护,以下叙述中正确的是()
A、设计软件时就应考虑到将来软件的可修改性
B、维护软件就是改正软件中的错误
C、谁写的软件就得谁来维护
D、如果没有文档,也可以很容易地维护一个软件
20.在嵌入式系统中,容错技术可以提高计算机系统的可靠性,利用元件冗余可保证在局部故障时系统可正常工作,带有热备份的系统称为双重系统,他是()。因此只要有一个子系统正常工作,整个系统仍能正常工作
A、两个子系统同步运行,当联机系统出错时,由备份系统接替故障机工作
B、两个子系统并行工作,提高机器速度,一个子系统出错,放弃并行工作。
C、两个子系统交替处于联机状态和自检状态
D、备份子系统处于电源开机状态,一旦联机系统出错时立即切换到备份系统
21.( )不属于按寻址方式划分的一类存储器。
A、直接存储器
B、顺序存储器
C、相联存储器
D、随机存储器
22.在中断响应过程中,CPU倮护程序计数器的主要日的是( )。
A、为了使CPU在执行完中断服务程序后能返回到被中断程序的断点处
B、为了使CPU与I/O设备并行工作
C、使CPU能找到中断服务程序的入口地址
D、为了实现中断嵌套
23.外设与计算机间的信息交换可以用不同的输入/输出方法完成,下列不属于输入/输出控制方式的是()
A、直接存储器存取(DMA)方式
B、缓冲方式
C、程序查询方式
D、中断方式
24. 关于软件需求分析,以下叙述中错误的是()
A、软件需求分析工作是一个不断认识,逐步细化的过程
B、软件需求分析阶段的工作成果是总体设计说明
C、软件需求分析的任务是确定软件系统的功能,性能,接口等要求
D、软件需求分析的基本原则是:能够表达和理解问题的信息域和功能域
1.D/A变换器的主要技术指标包括分辨率、精度、变换时间和动态范围,其中分辨率表示D/A变换器的ILSB输入所对应的输出变化的程度。对于12位的D/A变换器而言,当D/A变换器的输入变化1LSB时,其输出将变化满刻度值的( )。
A、l/256
B、l/512
C、l/1024
D、l/4096
2.在嵌入式处理器中,下面关于“菊花链”仲裁的叙述,错误的是()
A、在菊花链模式下,每一时刻可以有多个模板作为总线通信的实际主控模板
B、在菊花链模式下,总线允许线连接的先后次序决定了每个模板的优先级
C、菊花链仲裁又称为串行仲裁
D、菊花链仲裁使用三根控制线:总线请求线,总线允许线和总线忙线
3.某按字节编址的嵌入式处理器在进行存储电路设计时,其SDRAM为32位宽,外围设备SDRAM的地址线A0应该和处理器SDRAM控制器的()地址线相连
A、A2
B、A0
C、A1
D、A3
4.嵌入式系统的硬件部分可以分为三个部分,依次是处理器核,外围电路,外设与扩展,以下叙述中错误的是()
A、处理器核负责指令的执行
B、存储单元(如Flash芯片等)属于处理器核
C、外围电路包括嵌入式系统所需的基本存储管理,晶振,复位,电源控制等
D、外设与扩展是指嵌入式系统与真实环境交互的接口
5.某系统中有3个并发进程,都需要同类资源4个,该系统不会发生死锁的最少资源数是( )。
A、9
B、11
C、12
D、10
6.在嵌入式系统设计中,用来进行系统初始代码调试的接口称为( ) 。
A、PCI接口
B、JTAG接口
C、USB接口
D、网络接口
7.在嵌入式系统的存储机制中,为了保证Cache和Memory的数据一致性,通常有三种方法,依次是、write through,post write和write back。其中下列write throu的特点的是( ) 。
A、CPU向Cache写入数据时,同时向Memory复制一份
B、CPU更新Cache时,只标记更新的Cache区域
C、CPU更新Cache数据时,把更新的数据写入到更新缓冲器
D、当Cache区数据被更新时,才更新Memory
8.某32位计算机的Cache容量为16KB,Cache块的大小为16B,若主存与Cache地址映像采用直接映射方式,则主存地址1234E8F8(16进制)装入Cache的地址是()
A、1101 0011 1010 00
B、0100 0100 0110 10
C、1010 0011 1110 00
D、0001 0001 0011 01
9.嵌入式操作系统管理和控制计算机系统中的 ( )。
A、硬件资源
B、硬件和软件资源
C、应用程序运行
D、软件资源
10.CPU中译码器的主要作用是进行( )。
A、选择多路数据至ALU
B、数据译码
C、指令译码
D、地址译码
11.在嵌入式系统中,容错技术可以提高计算机系统的可靠性,利用元件冗余可保证在局部故障时系统可正常工作,带有热备份的系统称为双重系统,他是()。因此只要有一个子系统正常工作,整个系统仍能正常工作
A、两个子系统并行工作,提高机器速度,一个子系统出错,放弃并行工作。
B、两个子系统交替处于联机状态和自检状态
C、备份子系统处于电源开机状态,一旦联机系统出错时立即切换到备份系统
D、两个子系统同步运行,当联机系统出错时,由备份系统接替故障机工作
12.操作系统中,防止任务优先级反转的方法有( )。
A、时间片轮转和优先级继承
B、先来先服务
C、时间片轮转和天花板
D、优先级继承和优先级天花板
13.如果在一个单处理器的系统中有n个进程,则就绪队列中进程的个数最多为()
A、n+1
B、n
C、1
D、n-1
14.关于嵌入式操作系统及其特点,以下叙述中错误的是()
A、嵌入式操作系统往往需要控制硬件装置,因此,不用考虑实时性
B、嵌入式硬件资源相对有限,因此操作系统内核较小
C、嵌入式操作系统通常具有较好的可移植性
D、嵌入式操作系统是嵌入式硬件上提供一个应用程序的运行平台
15.某嵌入式系统的中断按中断来源分为两大类:
外部中断和内部中断。( )属于外部中断。
A、断点中断
B、用户一定义的软中断
C、单步中断
D、键盘输入中断
16.对信号量S执行V操作后,以下叙述中正确的是()
A、当S等于0时唤醒一个阻塞进程
B、当S小于0时唤醒一个阻塞进程
C、当S小于等于0时唤醒一个就绪进程
D、当S小于0时唤醒一个就绪进程
17.以下针对嵌入式DSP处理器的描述,正确的是( )。
A、一般采用哈佛结构
B、直接在片内蚓化嵌入操作系统的代码模块
C、使用VHDL语言进行内部程序设计
D、单片机是嵌入式DSP处理器
18.在CPU的寄存器中,( )对用户是完全透明的。
A、状态寄存器
B、通用寄存器
C、程序计数器
D、指令寄存器
19.以下针对嵌入式系统高速PCB布线描述原则,不正确的是( ) 。
A、合理选择层数
B、减少高频电路器什管脚问引线的弯折
C、增大高频电路器件管脚间的引线
D、注意信号线近距离平行走线时所引入的交叉十扰
20.以下对Cache和土存叙述中,不正确的是( )。
A、Cache的存取速度小于主存
B、Cache大小一般小于主存
C、Cache和主存之间地址映射方式包括全相连、直接相连和组相涟
D、Cache的一个重要指标是命中率
21.嵌入式存储器系统设计中,一般使用三种存储器接口电路,NOR Flash接口,NAND Flash接口和SDRAM接口电路,以下叙述中错误的是()
A、SDRAM不具有掉电保持数据的特性,其访问速度要大于Flash存储器
B、存储在NAND Flash中的程序可以直接运行
C、系统引导程序可以放在NOR Flash中,也可以放在NAND Flash中
D、存储在NOR Flash中的程序可以直接运行
22.为了解决CPU输出数据的速度远远高于打印机的打印速度这一矛盾,可采用()
A、虚存技术
B、缓冲技术
C、并行技术
D、通道技术
23.以下关于通道的叙述中,不正确的是( )。
A、通道方式中信息的传送是通过执行通道程序完成的
B、通道能同时控制多台同类型或者不同类型的设备
C、通道是和DMA相同的一种I/O控制部件
D、按照通道的工作方式,通道分为字节多路通道、选择通道和数组多路通道
24.在某嵌入式系统中,已知系统总线的工作频率为133MHz,总线的位宽为32位,其对应的总线带宽是 ( ) 。
A、532MB
B、266MB
C、133MB
D、399MB
25.对于两个并发进程,设互斥信号最为mutex,若mutex=1,则( )。
A、表示没有进程进入临界区
B、表示有一个进程进入临界区,另一个进程等待进入
C、表示有一个进程进入临界区
D、表示有两个进程进入临界区
26.关于中断响应时间,以下叙述中正确的是()
A、从发出中断请求,到进入中断处理程序所用的时间
B、从发出中断请求,到中断处理结束所用的时间
C、从中断处理开始到中断处理结束所用的时间
D、从发出中断请求,到再次中断请求的时间
27.使用串行总线传输数据时,被传输的数据()
A、在发送设备和接收设备中都是进行并行到串行的交换
B、在发送设备和接收设备中都是进行串行到并行的交换
C、在发送设备进行串行到并行的变换,在接收设备进行并行到串行的交换
D、在发送设备进行并行到串行的变换,在接收设备进行串行到并行的交换
28.一个分段存储管理的嵌入式系统中,地址长度为32位,其中段号占8位,则最大
段长是( )。
A、216字节
B、224字节
C、232字节
D、28字节
1.8086微处理器的内部分为执行单元(EU)和总线接口单元(BIU)两个部分,其中EU负责指令的执行,它主要包括()
A、控制器,通用寄存器,输入输出控制电路,状态寄存器
B、控制器,ALU运算器,输入输出控制电路,通用寄存器
C、控制器,ALU运算器,通用寄存器,状态寄存器
D、控制器,ALU运算器,输入输出控制电路,状态寄存器
2.下列存储器按存取速度由快至慢排列,正确的是()
A、Cache>主存>硬盘
B、Cache>硬盘>主存
C、主存>硬盘>Cache
D、主存>Cache>硬盘
3.以下针对嵌入式DSP处理器的描述,正确的是( )。
A、直接在片内蚓化嵌入操作系统的代码模块

B、使用VHDL语言进行内部程序设计
C、单片机是嵌入式DSP处理器
D、一般采用哈佛结构
4.在I/O设备与主机蒯进行数据传输时,CPU只需在开始和结束时作少量处理,而无需干预数据传送过程的( )方式。
A、直接存储器存取
B、无条件传送
C、中断
D、程序查询
5.移位型计数器中有两种常用计数器,即环形计数器和扭环形计数器,其中扭环形计数器中,如果触发器级数为n,则该计数器的进位校为( )。
A、n
B、n/2
C、2n
D、n^2
6.以下关于1394的叙述中,错误的是()
A、IEEE 1394B总线上最多能支持63个设备
B、IEEE 1394B总线的传输距离在S400下,使用铜介质传输可以达10M
C、可以使用1394B的物理芯片和1394A的链路层芯片混合形成1394网络
D、IEEE 1394B总线设备只能与1394B总线设备连接,不能与1394A形成混合连接
7.硬件描述语言一般包括VHDL、Verilog、Superlog、SysteInC等,在VHDL设计中,一个完整的设计单元应当包含5部分,下面不属于这5部分的是( )。
A、赋值
B、实体
C、结构体
D、配置
8.静态读/写存储器(SRAM)6264芯片写入数据的过程是:在芯片的A0 ~ A12端加上要写入单元的地址,在D0D12端加上要写入的数据,使得CS1和CS2同时有效,在WE端加上有效的低电平,此时OE的电平()
A、与WE相反
B、为低电平
C、可高可低
D、为高电平
9.在某嵌入式系统中,已知系统总线的工作频率为133MHz,总线的位宽为32位,其对应的总线带宽是 ( ) 。
A、532MB
B、133MB
C、399MB
D、266MB
10.一个由微处理器构成的实时数据采集系统,其采样周期为20ms,A/D转换时间为25μs,则当CPU使用()传送方式读取数据时,其效率最高
A、查询
B、无条件传输
C、中断
D、延时采样
11.某C语言程序在一台32位机器上运行。程序中定义了三个变量x,y,z,其中x
和z是int型,y为short型。当x=127,y=-9时,执行赋值语句z=x+y后,x,y,z
的值分别是( ) 。
A、x=0000007FH, y=FFF7H, z=00000076H
B、x=0000007FH, y=FFF9H,z=FFFFF0076H
C、x=0000007FH,y=FFF9H, z=00000076H
D、x=0000007FH,y=FFF7H,z= FFFFF0076H
12.( )不属于按寻址方式划分的一类存储器。
A、顺序存储器
B、直接存储器
C、相联存储器
D、随机存储器
13.RAM的特点是()
A、存储在其内的数据将永久保存
B、用户只能读出数据,但不能写入数据
C、容量大,但是存取速度慢
D、断电后,存储在其内的数据将会丢失
14.一个分段存储管理的嵌入式系统中,地址长度为32位,其中段号占8位,则最大
段长是( )。
A、28字节
B、216字节
C、232字节
D、224字节
15.采用 ( )不会产生内部碎片。
A、段页式存储管理
B、分页存储管理
C、分段存储管理
D、固定分区存储管理
16.分配到所需资源并获得处理机时的进程状态是( )。
A、阻塞状态(等待状态)
B、就绪状态
C、撤销状态
D、执行状态(运行状态)
17.分区分配内存管理方式的主要保护措施是( ) 。
A、程序代码保护
B、界地址保护
C、数据保护
D、栈保护
18.某系统中仅有5个并发进程竞争某类资源,且都需要该类资源3个,那么该类资源至少有( )个,才能保证系统不会发生死锁。
A、10
B、15
C、11
D、9
19.某嵌入式系统的中断按中断来源分为两大类:
外部中断和内部中断。( )属于外部中断。
A、用户一定义的软中断
B、断点中断
C、键盘输入中断
D、单步中断
20.下列进程调度算法中,综合考虑进程等待时间和执行时问的是( ) 。
A、时间片轮转调度算法
B、先来先服务调度算法
C、高响应比优先算法
D、短时问优先调度算法
21.嵌入式操作系统管理和控制计算机系统中的 ( )。
A、软件资源
B、硬件和软件资源
C、硬件资源
D、应用程序运行
22.( )不属于系统总线。
A、EISA
B、SCSI
C、ISA
D、PCI
23.时序逻辑电路的框图如下图所示,其中 x1(t),x2(t),…xn(t)称为时序电路的外部输入信号,Q1^ n(t),Q2^ n(t),…Ql^n(t)称为时序电路的内部输入, Fi(t)…Fr(t)以0称为时序电路的外部输出,Wl(t)…Wm(t)称为( )。
A、输出函数
B、激励函数
C、内部函数
D、外部函数
24.实时操作系统必须在()内处理来自外部的事件
A、一个机器周期
B、被控制对象规定的时间
C、时间片
D、周转时间
25.在嵌入式系统设计中,用来进行系统初始代码调试的接口称为( ) 。
A、USB接口
B、JTAG接口
C、网络接口
D、PCI接口
26.总线通信同步方式规定了实现总线数据传输的定时规则,总线数据通信方式按照传输时序控制的方式可分为同步和异步两类。下面描述中,不是针对异步通信的是( )。
A、所有的设备都从同一个公共的时钟信号中获得定时信息
B、使用一个在CPU和设备之问的“握手”信号,替代公共的时钟信号
C、总线周期时间不固定
D、通信方式可有:作互控、半互控和全互控三种方式
27.在CPU中, ( )不仅要保证指令的正确执行,还要能够处理异常事件。
A、寄存器组
B、内部总线
C、运算器
D、控制器
28.以下针对嵌入式系统高速PCB布线描述原则,不正确的是( ) 。
A、增大高频电路器件管脚间的引线
B、减少高频电路器什管脚问引线的弯折
C、合理选择层数
D、注意信号线近距离平行走线时所引入的交叉十扰
29.在嵌入式系统的存储机制中,为了保证Cache和Memory的数据一致性,通常有三种方法,依次是、write through,post write和write back。其中下列write throu的特点的是( ) 。
A、当Cache区数据被更新时,才更新Memory
B、CPU更新Cache数据时,把更新的数据写入到更新缓冲器
C、CPU更新Cache时,只标记更新的Cache区域
D、CPU向Cache写入数据时,同时向Memory复制一份
30.某嵌入式系统主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编
址。现要用 2K X 8位的ROM芯片和4K X 4位昀RAM芯片来设计陔存储器,则需要上述规格的ROM芯片数和RAM芯片数分别是( ) 。
A、2、15
B、1、30
C、2、30
D、1、15

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌侵权/违法违规的内容,请联系我们,一经查实,本站将立刻删除。
如需转载请保留出处:https://51itzy.com/kjqy/204302.html