2025年nvme接口兼容sata协议(nvme 兼容 sata)

nvme接口兼容sata协议(nvme 兼容 sata)img src https img xjishu com img zl 2022 11 11 319wyity8 jpg alt 兼容 SATA 固态硬盘和 NVME 固态硬盘的 M 2 连接器的制作方法 br 兼容 sata 固态硬盘和 nvme 固态硬盘的 m 2 连接器 br 技术领域 br 1

大家好,我是讯享网,很高兴认识大家。




讯享网

 <img src="https://img.xjishu.com/img/zl/2022/11/11/319wyity8.jpg" alt="兼容SATA固态硬盘和NVME固态硬盘的M.2连接器的制作方法" /><br/>兼容sata固态硬盘和nvme固态硬盘的m.2连接器<br/>技术领域<br/>1.本实用新型涉及m.2连接器技术领域,尤其涉及一种兼容sata固态硬盘和nvme固态硬盘的m.2连接器。<br/><br/><br/><b>背景技术:</b><br/><br/>2.对于m.2接口,需要支持sata固态硬盘和nvme固态硬盘。其中,sata 固态硬盘使用sata协议,nvme固态硬盘需使用pcie协议。sata固态硬盘上仅有一组sata差分信号,nvme固态硬盘上有4组pcie差分信号。在m.2 接口上有一组信号引脚可同时接收sata信号和pcie信号。为了使得m.2接口兼容sata固态硬盘和nvme固态硬盘,需要使得m.2接口上的共用信号引脚能够同时兼容sata和pcie信号。<br/>3.目前,国产处理器平台中的cpu或者pch无法同时兼容两种固态硬盘,如何使得与cpu/pch电连接的m.2接口能够同时兼容sata和pcie信号成为本领域亟待解决的技术问题。<br/><br/><br/><b>技术实现要素:</b><br/><br/>4.为解决m.2接口不能够同时兼容sata和pcie信号的问题,本实用新型提供一种兼容sata固态硬盘和nvme固态硬盘的m.2连接器。<br/>5.为实现本实用新型目的提供的一种兼容sata固态硬盘和nvme固态硬盘的m.2连接器,包括模拟开关和m.2接口;<br/>6.模拟开关的其中一个输入端能够与sata固态硬盘连接,另一个输入端能够与nvme固态硬盘连接,输出端与m.2接口的输入端连接;<br/>7.m.2接口的pedet引脚能够向模拟开关输入高电平/低电平;模拟开关根据接收到的高电平/低电平进行sata协议和pcie协议的切换。<br/>8.在其中一个具体实施例中,模拟开关的bo_p引脚、bo_n引脚、bi_p引脚和bi_n引脚作为模拟开关的其中一个输入端,能够与sata固态硬盘连接;<br/>9.模拟开关的co_p引脚、co_n引脚、ci_p引脚和ci_n引脚作为模拟开关的另一个输入端,能够与sata固态硬盘连接;<br/>10.模拟开关的ao_p引脚、ao_n引脚、ai_p引脚和ai_n引脚作为模拟开关的输出端,与m.2接口的输入端连接;<br/>11.模拟开关的sel引脚与m.2接口的pedet引脚连接。<br/>12.在其中一个具体实施例中,m.2接口的perno/sata_b+引脚、 perpo/sata_b-引脚、petn0/sata_a-引脚和petp0/sata_a+引脚作为sata 协议和pcie协议的共用输入端,与模拟开关的输出端连接。<br/>13.在其中一个具体实施例中,m.2接口的petp1引脚、petn1引脚、perp1 引脚和pern1引脚作为pcie协议的第一输入端,能够与nvme固态硬盘连接;<br/>14.m.2接口的petp2引脚、petn2引脚、perp2引脚和pern2引脚作为pcie 协议的第二输入端,能够与nvme固态硬盘连接;<br/>15.m.2接口的petp3引脚、petn3引脚、perp3引脚和pern3引脚作为pcie 协议的第三输入端,能够与nvme固态硬盘连接。<br/>16.在其中一个具体实施例中,m.2接口的gnd1引脚、gnd2引脚、gnd3 引脚、gnd4引脚、gnd5引脚、gnd6引脚、gnd7引脚、gnd8引脚、gnd9 引脚、gnd10引脚、gnd11引脚、gnd12引脚、gnd13引脚、gnd14引脚和g1引脚均接地;<br/>17.模拟开关的xsd引脚、gnd4引脚、pad引脚、gnd11引脚和gnd20引脚均接地。<br/>18.在其中一个具体实施例中,模拟开关的vdd1引脚、vdd6引脚和vdd10 引脚与输入电源连接;<br/>19.m.2接口的3.3v_0引脚、3.3v_1引脚、3.3v_2引脚、3.3v_3引脚、3.3v_4 引脚和3.3v_5引脚均与输入电源连接。<br/>20.在其中一个具体实施例中,m.2接口的pefclkn引脚和pefclkp引脚作为时钟信号的输入端,能够与100mhz时钟连接;<br/>21.m.2接口的das/dss引脚作为指示信号的输出端,能够与指示灯连接;<br/>22.m.2接口的devslp引脚作为开关信号的输出端,能够与cpu/pch的开关信号输入端连接;<br/>23.m.2接口的perst引脚作为复位信号的输入端,能够与cpu/pch的复位信号的输出端连接;<br/>24.m.2接口的pewake引脚作为唤醒信号的输出端,能够与cpu/pch的唤醒信号的输入端连接。<br/>25.本实用新型的有益效果:本实用新型的兼容sata固态硬盘和nvme固态硬盘的m.2连接器通过增设模拟开关,使得m.2接口能够同时兼容sata信号和pcie信号。而且,由于m.2接口能够同时兼容sata信号和pcie信号,无需再使用兼容sata信号和pcie信号的控制芯片,简化了控制芯片的设计,降低了控制芯片的成本,进而使得整个系统实现了简化设计,降低了整个系统的制造成本。<br/>附图说明<br/>26.图1是本实用新型一种兼容sata固态硬盘和nvme固态硬盘的m.2连接器一具体实施例的电路图。<br/>具体实施方式<br/>27.下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。<br/>28.所述实施例的示例在附图中示出,其中自始至终相同或类似的符号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施例是示例性的,旨在用于解释本实用新型,而不能理解为对本实用新型的限制。<br/>29.本实用新型的描述中,需要理解的是,术语“顶”、“底”、“内”、“外”、“轴线”、“周向”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本实用新型或简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位<br/>构造和操作,因此不能理解为对本实用新型的限制。<br/>30.此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本实用新型的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。<br/>31.在本实用新型中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”、“固定”、“衔接”、“铰接”等术语应做广义理解,例如可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接;可以是直接连接,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本实用新型中的具体含义。<br/>32.参照图1,作为本实用新型一具体实施例,一种兼容sata固态硬盘和nvme 固态硬盘的m.2电连接器包括模拟开关和m.2接口。其中,模拟开关的其中一个输入端能够与sata固态硬盘电连接,另一个输入端能够与nvme固态硬盘电连接,输出端与m.2接口的输入端电连接。m.2接口的pedet引脚能够向模拟开关输入高电平/低电平,模拟开关根据接收到的高电平/低电平进行sata协议和pcie协议的切换。<br/>33.在此实施例中,模拟开关的两个输入端分别能够与sata固态硬盘、nvme 固态硬盘电连接。模拟开关的输出端与m.2接口的输入端电连接,能够向m.2 接口输入sata信号或pcie信号。当m.2接口接收到sata信号时,通过pedet 引脚向模拟开关输入表现为低电平的信号;当m.2接口接收到pcie信号时,通过pedet引脚向模拟开关输入表现为高电平的信号,模拟开关根据接收到的高电平/低电平信号完成sata协议和pcie协议的切换,从而使得m.2电连接器能够根据固态硬盘的类型输出相应的正确的输出信号,以确保不同类型的固态硬盘均能够正常的工作。通过增设模拟开关,使得m.2接口能够同时兼容sata 信号和pcie信号。而且,由于m.2接口能够同时兼容sata信号和pcie信号,无需再使用兼容sata信号和pcie信号的控制芯片,简化了控制芯片的设计,降低了控制芯片的成本,进而使得整个系统实现了简化设计,降低了整个系统的制造成本。<br/>34.在本实用新型一具体实施例中,模拟开关的bo_p引脚、bo_n引脚、bi_p 引脚和bi_n引脚作为模拟开关的其中一个输入端,能够与sata固态硬盘电连接。模拟开关的co_p引脚、co_n引脚、ci_p引脚和ci_n引脚作为模拟开关的另一个输入端,能够与sata固态硬盘电连接。模拟开关的ao_p引脚、ao_n 引脚、ai_p引脚和ai_n引脚作为模拟开关的输出端,与m.2接口上的sata 协议和pcie协议的共用输入端电连接。模拟开关的sel引脚与m.2接口的 pedet引脚电连接。m.2接口的pedet引脚依次电连接一个第一电阻和一个第二电阻后与输入电压为3.3v的输入电源电连接。<br/>35.在本实用新型一具体实施例中,m.2接口的perno/sata_b+引脚、 perpo/sata_b-引脚、petn0/sata_a-引脚和petp0/sata_a+引脚作为sata 协议和pcie协议的共用输入端,与模拟开关的输出端电连接。具体地,m.2 接口的perno/sata_b+引脚依次电连接一个第一电阻和一个第三电阻后与模拟开关的ai_p引脚电连接,m.2接口的perno/sata_b-引脚依次电连接一个第一电阻和一个第四电阻后与模拟开关的ai_n引脚电连接,m.2接口的 petn0/sata_a-引脚依次电连接一个第一电容和一个第二电容后与模拟开关的 ao_n引脚电连接,m.2接口的petn0/sata_a+引脚依次电连接一个第一电容和一个第三电容后与模拟开关的<br/>ao_p引脚电连接。<br/>36.在本实用新型一具体实施例中,m.2接口的petp1引脚、petn1引脚、perp1 引脚和pern1引脚作为pcie协议的第一输入端,能够与nvme固态硬盘电连接。m.2接口的petp2引脚、petn2引脚、perp2引脚和pern2引脚作为pcie 协议的第二输入端,能够与nvme固态硬盘电连接。m.2接口的petp3引脚、 petn3引脚、perp3引脚和pern3引脚作为pcie协议的第三输入端,能够与 nvme固态硬盘电连接。具体地,m.2接口的petp1引脚依次电连接第一电容和一个第四电容后,能够与nvme固态硬盘电连接。m.2接口的petn1引脚依次电连接一个第一电容和一个第五电容后,能够与nvme固态硬盘电连接。m.2 接口的petp2引脚依次电连接一个第一电容和一个第六电容后,能够与nvme 固态硬盘电连接。m.2接口的petn2引脚依次电连接一个第一的电容和一个第七电容后,能够与nvme固态硬盘电连接。m.2接口的petp3引脚依次电连接一个第一电容和一个第八电容后,能够与nvme固态硬盘电连接。m.2接口的 petn3引脚依次电连接一个第一电容和一个第九电容后,能够与nvme固态硬盘电连接。<br/>37.在本实用新型一具体实施例中,m.2接口的gnd1引脚、gnd2引脚、gnd3 引脚、gnd4引脚、gnd5引脚、gnd6引脚、gnd7引脚、gnd8引脚、gnd9 引脚、gnd10引脚、gnd11引脚、gnd12引脚、gnd13引脚、gnd14引脚和g1引脚均接地。模拟开关的xsd引脚、gnd4引脚、pad引脚、gnd11引脚和gnd20引脚均接地。<br/>38.在本实用新型一具体实施例中,模拟开关的vdd1引脚、vdd6引脚和 vdd10引脚与输入电压值为3.3v的输入电源电连接。具体地,模拟开关的vdd1 引脚依次电连接一个第一电阻和一个第五电阻后与输入电源电连接。模拟开关的vdd10引脚依次电连接一个第一电阻和一个第六电阻后与输入电源电连接。 m.2接口的3.3v_0引脚、3.3v_1引脚、3.3v_2引脚、3.3v_3引脚、3.3v_4引脚和3.3v_5引脚均与输入电压值为3.3v的输入电源电连接。<br/>39.在本实用新型一具体实施例中,m.2接口的pefclkn引脚和pefclkp引脚作为时钟信号的输入端,能够与100mhz时钟电连接。m.2接口的das/dss 引脚作为指示信号的输出端,能够与指示灯电连接。具体地,m.2接口的 das/dss引脚依次电连接一个第七电阻和一个第八电阻后,能够与指示灯电连接。m.2接口的das/dss引脚依次电连接一个第九电阻、一个第一电阻和一个第十电阻后与输入电压值为3.3v的输入电源电连接。m.2接口的devslp引脚作为开关信号的输出端,依次电连接一个第十一电阻和一个第一电阻后,能够与cpu/pch/逻辑器件的开关信号输入端电连接。m.2接口的devslp引脚依次电连接一个第十二电阻、一个第一电阻、一个第十三电阻和另一个第一电阻后接地。m.2接口的perst引脚作为复位信号的输入端,依次电连接一个第十四电阻和一个第一电阻后,能够与cpu/pch/逻辑器件的复位信号的输出端电连接。m.2接口的pewake引脚作为唤醒信号的输出端,依次电连接一个第十五电阻和一个第一电阻后,能够与cpu/pch/逻辑器件的唤醒信号的输入端电连接。<br/>40.在本说明书的描述中,参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”、“一个具体实施例”或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本实用新型的至少一个实施例或示例中。在本说明书中,对所述术语的示意性表述不一定指的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任何的一个或多个实施例或示例中以合适的方式结合。<br/>41.以上所述,仅为本实用新型较佳的具体实施方式,但本实用新型的保护范围并不<br/>局限于此,任何熟悉本技术领域的技术人员在本实用新型揭露的范围内,根据本实用新型的技术方案及其发明的构思加以等同替换或改变,都应涵盖在本实用新型的保护范围之内。<br/> <br><b>技术特征:</b><br/>1.一种兼容sata固态硬盘和nvme固态硬盘的m.2连接器,其特征在于,包括:模拟开关和m.2接口;所述模拟开关的其中一个输入端能够与sata固态硬盘连接,另一个输入端能够与nvme固态硬盘连接,输出端与所述m.2接口的输入端连接;所述m.2接口的pedet引脚能够向所述模拟开关输入高电平/低电平;所述模拟开关根据接收到的所述高电平/所述低电平进行sata协议和pcie协议的切换。2.根据权利要求1所述的兼容sata固态硬盘和nvme固态硬盘的m.2连接器,其特征在于,所述模拟开关的bo_p引脚、bo_n引脚、bi_p引脚和bi_n引脚作为所述模拟开关的其中一个输入端,能够与所述sata固态硬盘连接;所述模拟开关的co_p引脚、co_n引脚、ci_p引脚和ci_n引脚作为所述模拟开关的另一个输入端,能够与所述sata固态硬盘连接;所述模拟开关的ao_p引脚、ao_n引脚、ai_p引脚和ai_n引脚作为所述模拟开关的输出端,与所述m.2接口的输入端连接;所述模拟开关的sel引脚与所述m.2接口的pedet引脚连接。3.根据权利要求1所述的兼容sata固态硬盘和nvme固态硬盘的m.2连接器,其特征在于,所述m.2接口的perno/sata_b+引脚、perpo/sata_b-引脚、petn0/sata_a-引脚和petp0/sata_a+引脚作为sata协议和pcie协议的共用输入端,与所述模拟开关的输出端连接。4.根据权利要求3所述的兼容sata固态硬盘和nvme固态硬盘的m.2连接器,其特征在于,所述m.2接口的petp1引脚、petn1引脚、perp1引脚和pern1引脚作为pcie协议的第一输入端,能够与所述nvme固态硬盘连接;所述m.2接口的petp2引脚、petn2引脚、perp2引脚和pern2引脚作为pcie协议的第二输入端,能够与所述nvme固态硬盘连接;所述m.2接口的petp3引脚、petn3引脚、perp3引脚和pern3引脚作为pcie协议的第三输入端,能够与所述nvme固态硬盘连接。5.根据权利要求1至4任一项所述的兼容sata固态硬盘和nvme固态硬盘的m.2连接器,其特征在于,所述m.2接口的gnd1引脚、gnd2引脚、gnd3引脚、gnd4引脚、gnd5引脚、gnd6引脚、gnd7引脚、gnd8引脚、gnd9引脚、gnd10引脚、gnd11引脚、gnd12引脚、gnd13引脚、gnd14引脚和g1引脚均接地;所述模拟开关的xsd引脚、gnd4引脚、pad引脚、gnd11引脚和gnd20引脚均接地。6.根据权利要求1至4任一项所述的兼容sata固态硬盘和nvme固态硬盘的m.2连接器,其特征在于,所述模拟开关的vdd1引脚、vdd6引脚和vdd10引脚与输入电源连接;所述m.2接口的3.3v_0引脚、3.3v_1引脚、3.3v_2引脚、3.3v_3引脚、3.3v_4引脚和3.3v_5引脚均与所述输入电源连接。7.根据权利要求1至4任一项所述的兼容sata固态硬盘和nvme固态硬盘的m.2连接器,其特征在于,所述m.2接口的pefclkn引脚和pefclkp引脚作为时钟信号的输入端,能够与100mhz时钟连接;所述m.2接口的das/dss引脚作为指示信号的输出端,能够与指示灯连接;所述m.2接口的devslp引脚作为开关信号的输出端,能够与cpu/pch的所述开关信号输入端连接;<br/>所述m.2接口的perst引脚作为复位信号的输入端,能够与cpu/pch的所述复位信号的输出端连接;所述m.2接口的pewake引脚作为唤醒信号的输出端,能够与cpu/pch的所述唤醒信号的输入端连接。<br/><br/><b>技术总结</b><br>本实用新型涉及一种兼容SATA固态硬盘和NVME固态硬盘的M.2连接器,包括模拟开关和M.2接口;模拟开关的其中一个输入端能够与SATA固态硬盘连接,另一个输入端能够与NVME固态硬盘连接,输出端与M.2接口的输入端连接;M.2接口的PEDET引脚能够向模拟开关输入高电平/低电平;模拟开关根据接收到的高电平/低电平进行SATA协议和PCIE协议的切换。模拟开关使得M.2接口能够同时兼容SATA信号和PCIE信号。而且,由于M.2接口能够同时兼容SATA信号和PCIE信号,无需再使用兼容SATA信号和PCIE信号的控制芯片,简化了控制芯片的设计,降低了控制芯片的成本,进而使得整个系统实现了简化设计,降低了整个系统的制造成本。低了整个系统的制造成本。低了整个系统的制造成本。<br/><br/><br/><b>技术研发人员:</b>黄振华 张艳平 孙文峰<br/><b>受保护的技术使用者:</b>北京世宁达科技有限公司<br/><b>技术研发日:</b>2021.09.23<br/><b>技术公布日:</b>2022/11/10 

讯享网
小讯
上一篇 2025-04-21 20:07
下一篇 2025-06-15 17:51

相关推荐

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌侵权/违法违规的内容,请联系我们,一经查实,本站将立刻删除。
如需转载请保留出处:https://51itzy.com/kjqy/177770.html